天嵌 ARM开发社区

 找回密码
 注册
查看: 1560|回复: 4

UART的FIFO问题

[复制链接]
zhang6yong 发表于 2010-12-6 00:23:50 | 显示全部楼层 |阅读模式
我的程序中打开了FIFO,16B时触发中断,在中断程序中,我读URXH0 十六次,然后清除中断标志,返回之前的程序。问题是,如果我发送一个1k的文本文件,那么这个这个文件的前16B在第一个中断时获取,剩下的1k-16b的数据怎么获取? 他们会安顺序的发生 1k/16b 次中断吗? 在每个16b之间是怎么衔接的?请TQ指教一下。谢谢。
鬼鬼一哈 发表于 2010-12-6 09:28:14 | 显示全部楼层
你先了解下FIFO的原理,接收端有接收中断和接收超时中断。。。发送也可以用中断。。。。
天嵌_support1 发表于 2010-12-6 10:23:58 | 显示全部楼层
1# zhang6yong


中断的发生是由硬件来自动完成的。
只要你设置好各个寄存器。
 楼主| zhang6yong 发表于 2010-12-6 20:03:28 | 显示全部楼层
就是说在触发了16B的中断里我将程序转到一个函数里让然无限的读URXH0。直到超时中断的发生?
 楼主| zhang6yong 发表于 2010-12-6 20:06:49 | 显示全部楼层
3# embedsky_lxt

你有没有认真的读的我的问题???
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

i.MX8系列ARM cortex A53 M4 工控板上一条 /1 下一条

Archiver|手机版|小黑屋|天嵌 嵌入式开发社区 ( 粤ICP备11094220号-2 )

GMT+8, 2024-10-5 16:29 , Processed in 1.028360 second(s), 19 queries .

Powered by Discuz! X3.4 Licensed

Copyright © 2001-2020, Tencent Cloud.

快速回复 返回顶部 返回列表